pcb编译后错误报告不显示
‘壹’ AD19 PCB 运行DRC检查后,报告是空白的,怎么解决
是因为你文件的路径超过256个字符了,把路径上的文件名缩短就可以了
‘贰’ altium designer 编译PCB之后message 面板 怎么没信息
如果你的操作是正常的话,那么应该恭喜你,你的设计完全正确。
如果这个message 面板没找到,可以在左正角的“system”中找到它。
当然,这里编译说完全正确,只是根据你的原理图和你的PCB规则编译的,如果原理图有问题,或者PCB规则不对,结果还是有问题的。
‘叁’ 为什么我的PCB设计规则修改了却在PCB中不显示
规则修改了,变为有效,你再工作它就开始起作用了。
如果校验是开着的,违规会有显示的
如果你修改的规则没有引起任何错误,那就是没有什么反应
‘肆’ altium designer 10原理图编译器为什么不报错啊,明明是有错误的!我故意加了几个错误,他也不报错!
因为你没有新建PCB project,单独的原理图文件无法编译。新建一个project 再将原理图添加进去,就可编译了。
‘伍’ AD15 PCB编译时出现错误 请大神解释一下啊
这个是由于,你新添加的器件,在原有的pcb中是没有的,所以它在检查时会报说不认识这个管脚什么的。等你最终更新后,这个管脚它就会识别了,会在done里显示它已经更新成功。除非done里也显示错误,才是真的错误,找不到它。你试试看,是不是这个现象?你一个问题问了两遍??
‘陆’ altium designer 原理图生成PCB时add nets错误,但是没有提示哪个地方错误,怎么查找
追加网络
应该是你将定义某网络的默认的网络名删了。比如,接地符号,他默认的网络名为GND,你可以改为其他网络名,但是你搞为空白,就没有网络,这是软件就提醒你需要追加网络。你仔细检查,是否存在某些导线没有网络名。最容易出错的是电源端口,自己画的元件。
刚刚在找问题。在网上刚好发现好像符合你的问题。
我是小白,顺便问下。如何给芯片管脚添加netlable。是直接添加过来不用其他属性吗
‘柒’ pcb运行drc之后全部报错,怎么解决
是不是因为引脚都是绿色的原因曾经我好像也碰到过
首先左下角的那块区域是要删去的,不然你的元器件会全是绿色的。而且DRC校验会报错。你可以在生成PCB 的时候选择最后一个ADD-room来选择不产生这个区域。
也许是你的设计规则有问题,你的设计规则要求改一下就可以了,这不影响你PCB,这绿色是标识违反规则的提示,最后画完了,改一下规则就行。
‘捌’ ad怎么pcb封装成功后为什么编译时显示不出来
pcb封装成功后编译时显示不出来,可能有以下情况:
可以全局浏览一下 再看看你的封装对不对,看看是不是参考点没有设置好,超出显示范围了,建议设置到到1脚或中心:怀疑封装的原点没有设置到中心上。
Altium Designer编译常见错误
[Error] Compiler Duplicate Component Designators C19 at 668,972 and 795,650
元器件标号重复,这里给出了元器件标号和坐标
Compiler Floating Power Object GND
悬浮的电源接地元件
出现此类警告的原因:在POWER.SCH文件中电源标号Global Power-Object 3.3V和端口port重复定义.
解决的办法:对 POWER.SCH文件中去掉多余的电源标号Global Power-Object 3.3V。
Compiler Net AA10 has no driving source (Pin U11-A20,Pin U14-26)
输入型引脚未连接或没有信号出入
解法一:你使用的元件对应的引脚是输入的,可以改变原理图中对应元器件的引脚属性解决。
解答二:在protel中,软件会检查你的输入管脚有没有连,这样的好处是提醒画图的人还有输入管脚悬空的,我们知道,在电路系统中,大部分输入管脚是不允许悬空的.所以建议画图的人在做原理图库的时候尽量把元件管脚的属性加上,这样可以不让自己出错.如果有输入哪个管脚必须悬空的话,可以在上面添加忽略ERC检查.这样编译的时候就没有警告了!
解答三:在做元件封装的时候,管脚的electrical type有很多选择,一般情况下,选择passive就没事了
Compiler Off sheet Pin -3 at 1594,608
原理图图纸小了,换大一点的错误就会消失
Compiler Extra Pin U31-1 in Normal of part U31A
貌似是封装不可用,重新加载一下PCB封装
悬浮的网络标号
某个网络标签没有放置好还在漂浮(应该连接在导线或者引脚上面). 在放置网络标签时,当光标捕捉到导线时,光标上显示红色星行标签,此时单击鼠标放置.
在引脚放置忽略标记
‘玖’ pcb封装时有些元件没显示
首先你确认下你的log有没有报错。有可能是你封装有错误,没有导入,这样在log里面就会有错误报告
其次,你可以检查下你做的封装使用的图层,是否你的封装图层在你的PCB没有显示
具体元件的封装跟元件的尺寸有关系。你要先确认你想要的封装是几个管脚的,然后将管脚按尺寸放置就可以了。这个你可以在网上找教程看看
‘拾’ altium dxp中为什么编辑完原理图在编译原理图时没有错误警告我只编辑了一个元件的pcb模型
什么是PCB模型?这个词语有问题,那个是元件封装。编译只是对你画的电路检查,看你的线路有些没画好,芯片的引脚是否画上线。当你转换成PCB时,才会发现错误。还有,在Library里的元件都是有自己的元件封装。如果不明白,就追问。